Mar 31, 2000 #2 O omara007 Guest 位类型只能代表:'0'或'1' 而型锁相环可以表示这样的事情: 'ü', -未初始化 的X', -强迫未知 '0', -强迫0 '1', -强迫1 'Z'的, -高阻抗 『L', -弱0 '魔', -弱1 ' - ' -不关心
位类型只能代表:'0'或'1' 而型锁相环可以表示这样的事情: 'ü', -未初始化 的X', -强迫未知 '0', -强迫0 '1', -强迫1 'Z'的, -高阻抗 『L', -弱0 '魔', -弱1 ' - ' -不关心
Mar 31, 2000 #6 W wolfheart_2001 Guest 锁相环可以帮助优化过程ü而在某些情况下sysnthesis如果u使用dont保健。还锁相环给予u更多的高阻抗值 , 其中u无法取得与位。
Mar 31, 2000 #10 S SkyHigh Guest 不是一个好的选择 , 如果你要像描述算术和逻辑元件乘数。 检查“自然”,“整数”,“符号”和“签字”类型。你认为这些类型的介绍 , 而不是为计算锁相环? 在您检查这些类型,您可能能够回答自己是否使用锁相环所有的时间对你是一个好还是坏的选择。
不是一个好的选择 , 如果你要像描述算术和逻辑元件乘数。 检查“自然”,“整数”,“符号”和“签字”类型。你认为这些类型的介绍 , 而不是为计算锁相环? 在您检查这些类型,您可能能够回答自己是否使用锁相环所有的时间对你是一个好还是坏的选择。
Mar 31, 2000 #12 R rogertilman Guest 首先,让这些不同类型的写作,阅读和理解的VHDL容易。我知道它看起来更易于使用只有一个类型“std_logic_vector”,而是更复杂的设计 , 签名,未签名,范围和浮点就越容易得到这些differant类型得到。
首先,让这些不同类型的写作,阅读和理解的VHDL容易。我知道它看起来更易于使用只有一个类型“std_logic_vector”,而是更复杂的设计 , 签名,未签名,范围和浮点就越容易得到这些differant类型得到。
Mar 31, 2000 #13 N nittinsharma80 Guest 位类型只有两个值:'0'或'1' 锁相环可以有任何值之一: 'ü', -未初始化 的X', -强迫未知 '0', -强迫0 '1', -强迫1 'Z'的, -高阻抗 『L', -弱0 '魔', -弱1 ' - ' -不关心 这些represnt不同的驱动器strenghts /解决值
位类型只有两个值:'0'或'1' 锁相环可以有任何值之一: 'ü', -未初始化 的X', -强迫未知 '0', -强迫0 '1', -强迫1 'Z'的, -高阻抗 『L', -弱0 '魔', -弱1 ' - ' -不关心 这些represnt不同的驱动器strenghts /解决值