从130到90纳米的限制移民

S

shavakmm

Guest
我设计
, 我受到限制的
, 有针对性的130脚本。现在我的目标要求是林达到90纳米。是否有任何改变凭经验130纳米到90纳米兼容设计书面这些制约因素?

 
我想如果乌拉圭回合转移到90纳米很可能设计的频率也将增加。

 
嗨,
如果你是一个前端的家伙,没有必要担心的技术迁移的一部分(相同的RTL设计和验证环境
, 可以使用)。
有时频率也将是相同的。(在与技术移民的面积计算性能提高大部分时间/速度/功率也将是一个标准)。
如果你是一个后端的家伙,情况是不同的,你需要的一切改变,如TECH_Libs,面积等,功率计算,信号完整性(SI),产量等......保罗

 
我呆滞的-0.6(prelayout )......我必须实现零!
所以我想
, 如果我能有准确的(或几乎没有什么准确的.....因为它可以..具体的设计!)限制值为90纳米适合我可能会取得更好的准确时间.....

由i的分综合
, 作为更大的PowerPC处理器芯片的一部分

 
您好
, 我好奇
, 知道什么是你设计.......
我想知道是什么呢??????
shavakmm说:

我设计,我受到限制的,有针对性的130脚本。
现在我的目标要求是林达到90纳米。
是否有任何改变凭经验130纳米到90纳米兼容设计书面这些制约因素?
 
它基于PowerPC芯片....
我们有软核IP地址。
交付(它的小老头!)获得为130纳米的目标....
现在,同样的软芯用于实施90纳米芯片.....
所以在这样的背景故事...!!!

 
太棒了!!感谢的信息..........shavakmm说:

它基于PowerPC芯片....

我们有软核IP地址。

交付(它的小老头!)获得为130纳米的目标....

现在,同样的软芯用于实施90纳米芯片.....

所以在这样的背景故事...!!!
 
shavakmm说:

我呆滞的-0.6(prelayout )......我必须实现零!

所以我想,如果我能有准确的(或几乎没有什么准确的.....因为它可以..具体的设计!)限制值为90纳米适合我可能会取得更好的准确时间.....由i的分综合,作为更大的PowerPC处理器芯片的一部分
 

Welcome to EDABoard.com

Sponsor

Back
Top