低通滤波器的Verilog

T

tavakoli

Guest
喜也有Any1如何能够帮助实现一个用verilog数字低通滤波器的我。 thanx:)
 
您可先揣摩在MATLAB / SystemView的/ SPW或STH UR参数。要设计一个过滤器是简单的概念,卷积,对乘加操作桩。您也可以阅读一些文件讨论区实现不同的架构。
 
您需要定义规范第一!在此之后,运行matlab仿真来决定过滤器的结构。最后,用Verilog实现它
 
我也想工作的过滤器。什么样的书我读应以设计和使用FPGA实现DSP过滤器?谢谢!
 
检查出的书上EDAboard“与FPGA DSP”。好书实施基于FPGA的DSP。希望它可以帮助
 
我没有在过滤器的设计问题。可能是一个IIR滤波器....但我的问题是如何用verilog implementt它。 thanx
 
如果你想实现一个低通文件,你需要考虑关于它的面积大小。如果您的过滤器的顺序是巨大的,你应该使用缓冲区来得到信号延迟。
 
我说,我只需要知道的事情有关如何实现有效的方式用verilog在复杂的乘法是藐视点。之后,我想用我的过滤器在执行FFT的。如果u能plz帮助我以这种方式;)
 
看看这里:hxxp:/ /访问www.altera.com /支持/例子/ DSP / EXM - dsp.html替换http和@与A hxxp在那里,您找到FIR和IIR的Verilog -过滤器样品。
 

Welcome to EDABoard.com

Sponsor

Back
Top