关于Dsign Cmpile时间报告

K

kjtom

Guest
亲爱的,

我遇到了一个混乱区的时间记录。
农闲计算resault是非常混乱。

我列出它遵循

****************************************
报告:约束
- all_violators-verbose 设计:SPI_CTRL
版本:2003.06-2
日期:星期五9月22日13点52分57秒2006
****************************************起始点:MODE_SEL(输入端口)
端点:ADC_SEL_tmp_reg
(上升沿触发的触发器时钟的触发器时序图')
路径组:时序图
路径类型:分

德/进行聚类/端口线负载模型库
------------------------------------------------
SPI_CTRL WL1K comnlsc06v10

点值incr路径
-------------------------------------------------- ---------
时钟(输入端口时钟)(上升边缘)0.00 0.00
时钟网络的延迟(理想)0.00 0.00
输入外部延迟0.00 0.00 f
MODE_SEL(中)0.00 0.00 f
U174 / Z(下OR02D1)0.30 0.3 f
U98 / Z(下ORA21D1)0.50 0.79 f
U172 / Z(下MX02D2)0.55 1.34 f
ADC_SEL_tmp_reg / D(下DFCRB1)0.00 1.34 f
数据到达时间1.34

时钟时序图'(上升边缘)250.00 250.00
时钟网络延迟(理想)0.00 250.00
ADC_SEL_tmp_reg /处长(DFCRB1)0.00 250.00ṛ
图书馆保持时间0.07 250.07
数据所需的时间250.07
-------------------------------------------------- ---------
数据所需的时间250.07
数据到达时间-1.34
-------------------------------------------------- ---------
松弛(侵犯)-248.73
~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
~~~~~~~

在松弛的定义是“需要时间的数据-数据到达时间。”
为什么松弛是-248.73?应当248.73!

谁能explan这种情况?

 
嗨,
我更像是一个有限元
, 请纠正我
, 如果我错了。

你正在做保持检查
如此松懈= - (所需的数据-数据到达)

报告几点意见。
1)因为我无需外部延误/页端口

你定义为Multicylce的道路呢?
我看到后举行1cycle检查,据悉
, 这是只有当你申报要求的其他明智的MCP的数据
, 这应该从0.0?

请更改您的约束
, 如果你申报MCP的呢?
如果你有这样的积极松弛1.27

感谢和关心
淀。拉克西米纳拉亚纳

kjtom说:

亲爱的,我遇到了一个混乱区的时间记录。

农闲计算resault是非常混乱。我列出它之后,****************************************

报告:约束

- all_violators

-详细

设计:SPI_CTRL

版本:2003.06-2

日期:星期五9月22日13点52分57秒2006

****************************************起始点:MODE_SEL(输入端口)

端点:ADC_SEL_tmp_reg

(上升沿触发的触发器时钟的触发器时序图')

路径组:时序图

路径类型:分德/进行聚类/端口线负载模型库

------------------------------------------------

SPI_CTRL WL1K comnlsc06v10点值incr路径

-------------------------------------------------- ---------

时钟(输入端口时钟)(上升边缘)0.00 0.00

时钟网络的延迟(理想)0.00 0.00

输入外部延迟0.00 0.00 f

MODE_SEL(中)0.00 0.00 f

U174 / Z(下OR02D1)0.30 0.30 f

U98 / Z(下ORA21D1)0.50 0.79 f

U172 / Z(下MX02D2)0.55 1.34 f

ADC_SEL_tmp_reg / D(下DFCRB1)0.00 1.34 f

数据到达的时间1.34时钟时序图'(上升边缘)二百五十
 
报价:

时钟时序图'(上升边缘)250.00 250.00

时钟网络延迟(理想)0.00 250.00

ADC_SEL_tmp_reg /处长(DFCRB1)0.00 250.00ṛ

图书馆的保持时间0.07 250.07

数据所需的时间250.07

 

Welcome to EDABoard.com

Sponsor

Back
Top