如何使用FPGA的内核?

G

Guest

Guest
我很熟悉FPGA的内核。所以
, 我ignornance忍受一点。
made by someone else?

我见过很多人都说内核
, 好像他们也很普遍,但别人如何使用 核心的
由别人?

我看到了8051 VHDL的核心
, 周围的人
, 但如何使用它,它是什么好处?是否赛灵思基金会的支持下所使用的内核?若有如何?

-杰森

 
这取决于核心类型。阿软的核心是提供一个高密度脂蛋白一块
, 您可以用自己的合成以及高密度脂蛋白。
硬的核心是提供一个(甚至可能加密)的门网表(经常利斯大厦格式),您仍然可以在你的编译工具配件。但是如果你看看利斯大厦你不会找到任何有意义的网表的名称
, 这样的逆向工程也不会worthwile的努力。

一些工具加密利斯大厦建成并装修工具
, 使用户无法看到任何解密钥匙。唯一可以看是后发生布线网表。因此
, 没有太多可看,有进行修改是完全不可能的。

希望这有助于...

 
但是
, 你能做些什么的核心是什么?
为什么即使使用内核?有人懒得创造自己的东西?

-杰森

 
嗨!为什么即使使用内核?想想DDC的(数字下变频器)的核心,我在这workin约6个月
, 仍然没有。DDC的组成由乘数,议会FIR滤波器和SM来控制的。

你可以箱自己的代码(5个),然后使用模拟器(1个月),最后你或你的老板出来的数字
, 这不是你的时间价值。

这就是为什么人们使用核心-一次又一次的时间。巴特

 

, 我有一个VHDL的8051核心,我怎么用它做什么?如何使用投入和产出?如何下载我的ASM编译成它的十六进制代码?什么是从 1
方法 。to 2.获得核心
2。
其实加以利用?-杰森

 
您好:
1;当你有VHDL的核心(8051),然后使用Xilinx的FPGA实现
你的核心。所以
, 你有真正的8051设备。
实施方式:
字母a.使用Xilinx的ISE5.1核心
, 以综合的VHDL,地点和路线,得到
VHDL的网表
湾后仿真的VHDL网表,如果时间确定,那么你获得真正的8051

2。设计8051,EEPROM的电路,你可以把二进制格式
大会在EEPROM,那么你就小8051 ststem

 
您可以尝试使用借以在(你会发现它在www.xilinx.com)。它是免费软件。

 
事实上,如果你没有对自己specaial概念,它是没有用的你这样做。你没有任何好处。

每个人都知道ASIC8051是非常便宜。

 
apacz说:

您可以尝试使用借以在(你会发现它在www.xilinx.com)。
它是免费软件。
 
我想如果你希望使用IP核心,
第三部分工具更好。

 
为什么IP核?
我认为,良好的IP内核可以大大减少上市时间。这适用于两个系统芯片
和FPGA设计。

 
嗨,

如果它是一个软核,编译核心。

你在代码中实例化的核心。

然后编译和综合它。请总设计工作
, 按照客户要求的地点和路线。

 
这很简单。

以核心,实例
, 只要你想要多少次
, 并下载到FPGA它。这样u能创造FPGA的相当复杂的系统。

会是不错的阿/ FPGA上开发,不会

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="微笑" border="0" />



流明

 
您好Lockerman

我同意你的。除了有ADC的单后,艺发局及DAC的将是非常不错的DSP应用。

 
喂!

ADC或DAC的基于FPGA如“俄罗斯飞船jurney火星”你永远不会看到。

但有一个ADC的核心可以使用。

到www.nov @ - eng.com巴特

 

Welcome to EDABoard.com

Sponsor

Back
Top