如何在故障发生的AD / DA的设计及如何减少

T

tuza2000

Guest
故障通常是重要的D / A转换器性能指标,但如何对到A / D转换器?我发现,在给予大量减少ADC的输出故障信号与噪声的比例。毛刺如何发生的?以及如何减少呢? THX的您的帮助!
 
是否有在ADC的输出同步时钟,确保数据在正确的时间捕获?有时,这些故障可能是由于内部电路仍试图做一个“最终输出的决定”,但瞬态表现为毛刺由于盖茨之间的分歧拖延了。
 
我不明白你的意思埃弗顿,我有一个outbuffer时钟,发现由于不同延迟之间的gatesm如何控制干扰的MSB和LSB的拖延吗?我让所有的ROM的编码器输出同样大小的晶体管,是有必要做一点不同的大小不同?
 
这就是所谓的位syncronizaton。什么样的ADC是什么? AFAIK只出现在折叠的ADC。利用灰色代码,你把它去掉。或一些额外的硬件。
 
我的设计是Flash架构,我想用格雷码,但有两个问题,我不知道如何解决:首先是如何转换格雷码输出的BCD码inorter到envalue对我的设计表现?二是是否有必要在设计上的设计格雷码到BCD码电路?或者我可以做到这一点后,利用MATLAB Apture的输出到PC?和D / A转换器视为噪音,干扰怎么样的A / D转换器?
 
如果您有Flash,可以使用体温计代码。没有任何理由使用灰色,因为日。代码和灰色具有相同的属性:1 LSB的chnage意味着在代码中只有一个位的变化。其实,我不明白你为什么这些在输出代码:我对你看图片像这样的代码31 1 1.4或水木清华....你如何获得33.4代码?在6位?什么是数字输出? 6位= 0“ - > 63,这是它。
 
到:ocarnu的33.4代码是毛刺,结果47时“ - > 49,”32 +1“不改变,”8 +4 +2“变为0之前,先就”16“成为真正的,所以有一时间,没有“8 +4 +2”和“16”。我想用因为像这样的故障减少格雷码。该体温计代码所产生的比较,应turnde至6位代码。
 

Welcome to EDABoard.com

Sponsor

Back
Top