如何提高我的比较?

G

Guest

Guest
嘿,有
最近我设计了流水线ADC的比较。

在第一阶段,第4位,subadc有这个subadc flashdc架构与电阻串参考,使用电压divider.The比较包含一个静态前置放大器1.5b/stage其次是一个动态的比较后者用于。

当我分别测试比较,我觉得它抵消了约3mv.And当我构建了整个subadc和考验,我觉得大约是20mV的偏移。

我不知道为什么在同样的输入电压 输入电压,电压Vref Vref的,用于测试比较在2,它的偏移量是不同的,以便much.And如何提高抵消性能?

而且我还发现,动态比较有1.5mv抵消了,为什么第一阶段比较有抵消3mV的?对于有一个前置放大器,以改善抵消!

提前先谢谢您的帮助!

最好的问候
尤里安

 
你好

我打算把我的课程设计电流模式比较的项目。所以将ü可以告诉我哪本书是足够的了解Ð比较概念设计全差分。谢谢

 
嗨,shasun
有些的章节艾伦与马丁的书都比较关注。" has comprehensive interpretation about comparator.

而书“ 介绍的CMOS运算放大器及比较
”大约有比较全面的解释。
不过,我觉得比较有用的材料有关的大部分文件。"

也就是说,一个Ravavi纸张。“ 技术设计速度高,高解析度比较

心连心

此致
尤里安

 

Welcome to EDABoard.com

Sponsor

Back
Top