如何设计一个高增益,带宽,大幅度摆动opam!

G

gdhp

Guest
我设计了70 opam - 80dB的增益,超过20MHz带宽,并实时对实际产出。

一个可以给我一些有关的结构提出了一些建议?

致谢
GDHP

 
Sony przygotowuje się do wprowadzenia na rynek swojej oferty tabletów internetowych pracujących pod kontrolą systemu Google Android 3.0).

Read more...
 
如果乌拉圭回合的设计与CMOS ü可以有两个阶段的运算放大器。

 
两个阶段?第一是级联
, 第二个是输出阶段。第一个是增益级,第二个阶段是驾驶???

它正确吗?

 
是的,我运放设计使用两个阶段的结构。我管理得到75dB的开环增益。然而
, 这是无偿capasitor(我还在学习补偿技术)。使用1.8V电源,实在是很难实现的差分阶段级联连接。i并不真正知道如何使用两个大带宽阶段配置。

 
什么是您输入的挥杆?也就是说-你需要一个轨至轨输入级,或只是对一个差异?

 
您好,70 - 80dB的增益和带宽2000万很容易获得,流行的结构是第一折叠级联或伸缩和第二的共同来源或AB类的轨到轨输出运算放大器设计stage.If你完全差分输出,也许你需要两个阶段cmfb.The补偿网络也并不复杂,传统的一系列水库和帽米勒补偿或赔偿works.The级联后者将提供更大UGF,所以我喜欢使用级联compensation.But它需要更多的大于输入差分对转基因' ,这是difficuit在某些条件下实现。
如果您还希望获得轨至轨输入常用的电压范围,您必须使用在这种情况下补充投入阶段,不断的转基因技术
, 必须采取保证了相位裕度和非线性失真。

祝您好运!关心

 

Welcome to EDABoard.com

Sponsor

Back
Top