如何设计集成电路滤波器的调谐电路?

H

hsez

Guest
大家好,我是一个CMOS filter.Because设计的输入信号带宽的低通小于2MHz的,我选择有源RC滤波器类型。四阶滤波器可通过级联两个
, 每个二阶包含两个充分利用差分OPA.I电容阵列由4位数字信号控制
, 为了满足5%precision.Now问题的二阶块建的是如何设计一台过滤器调整block.Scarcely本书告诉tuning.So despaired.Maybe过滤器
, 他们认为
, 应在芯片上没有。钢筋混凝土的变化是一个重要的集成电路过滤器,这真是烦恼me.Can有人建议我一些有用的文件
, 或者给我一些tips.Thanks很多。

 
即使我工作同样的事情...的RC有源RC整合调整将在一个ADC使用...这些都是一些文件...1分钟后添加:这shud帮助您...
很抱歉,您还没有登录查看此附件

 
绝对出的RC调谐这一个个CKT清洁香港...它不是很难理解
, 但执行wud需要一些时间...要设计得当

 
vrs007,
同时您的试卷useful.The首先是更有趣,而我在想
是使用上限
, 而不是电阻array.The第二份文件阵列一些复杂的
, 我会读更多。
非常感谢。

 
第二个实际使用上限的银行
, 具有调整的逻辑

 

Welcome to EDABoard.com

Sponsor

Back
Top