峰值电流和过孔数量

C

chang830

Guest
嗨,我有一个过孔数量和峰值电流的问题。我设计一个输出逆变器驱动负载上限。为了推动这一负载,峰值电流高至〜百毫安时trasistion。我发现的漏和源区的通孔的最大静态电流为〜每通过1毫安。很明显,我不能把100孔继续容忍这种100毫安current.Then这个瞬间电流会影响器件的长期可靠性?我知道,对于VDD / GND金属宽度,宽度是dertermined由在WCS avarage cuurent而不是峰值电流。是不是也适用于VIAS?在这种情况下,我应该把更多的fringers松动目前的负担?谢谢
 

Welcome to EDABoard.com

Sponsor

Back
Top