我要如何预测从原理电路的芯片的大小?

0

020170

Guest
当我完成了一些电路,我不知道有多少地区没有该芯片占用。

如果我只有电路原理图,我必须对抗弯强度计算电路中的数字?

在我的思想,在计算数量的抗弯强度的方式是不聪明的方式。

有没有谁知道其他人的方式找到芯片面积?

谢谢

 
020170说:

当我完成了一些电路,我不知道有多少地区没有该芯片占用。如果我只有电路原理图,我必须对抗弯强度计算电路中的数字?在我的思想,在计算数量的抗弯强度的方式是不聪明的方式。有没有谁知道其他人的方式找到芯片面积?谢谢
 
renwl说:020170说:

当我完成了一些电路,我不知道有多少地区没有该芯片占用。如果我只有电路原理图,我必须对抗弯强度计算电路中的数字?在我的思想,在计算数量的抗弯强度的方式是不聪明的方式。有没有谁知道其他人的方式找到芯片面积?谢谢
 
只是做一些原理图驱动布局
, 以获得一个area.you大约估计可以添加一个小不占这个互连纳特

 
总结所有宽
' 长,再乘以2.5

这是一个非常草率的方式

 
有一些脚本工具
, 采取网表和总结相关领域的所有设备。对于马鞍山你周围有一些典型。电阻器和帽子遵循类似的程序。模拟接线多棘手,正如我知道它在脚本仅适用于分层网表。导线面积是基于Steiner树长在树的光环上的子电路面积为基础。因为它是接近不规则电路。对于像静态存储器其他线路有更大的differencies。

我听说这是移植到技能和作曲家的注释所示。但是
, 只有roumors。

 
我认为
, 佩利的方式是好的。
此外,参数2.5取决于进程。我将乘3。

 

Welcome to EDABoard.com

Sponsor

Back
Top