捕获使用慢速时钟快速的数据?

G

Guest

Guest
任何人都知道如何最好注册一个慢时钟的异步数据脉冲?数据脉冲是这样;数据______!~~~~!_________________________________________________

clock_______________________ !~~~~~~~~~~~~~~~~~|________________|~时钟不同步的数据
, 其优势并不保证符合上述数据的。

 
如果你想严格保持在数字领域,思想可以尝试的情侣。。

Slow your fast data

理念1:
你快慢速数据
铁的触发器D的投入
, 以1'b1。捕获通过触发器的时钟引脚的数据脉冲。现在你有一个稳定的数据脉冲水平的时钟频率由慢时钟。你可以建立一个电路
, 以降低一级每当慢时钟变低。基本上你是建立一个脉冲扩展的逻辑。
Speed up your slow clock

理念#2:
加快您慢时钟
如果你能保持时钟电路抖动,你有可能增加一倍或翻两番构建一个简单的触发器反馈的时钟倍频电路的时钟。但是,这将取决于脉冲宽度。记住奈奎斯特法律,采样(时钟)率需要在您的数据的两倍。

有趣的问题。可能还有其他的答案
, 我很好奇
, 听到更多的人。
-
阿伊

 
这里有一些更多的资料
, 这个问题;
-慢时钟为25兆赫。
-最低保证数据的高脉冲为8ns(可能是更长时间
, 但是从来没有少于为8ns)。
-数据的低脉冲部分是不确定的。这意味着数据的下一个高脉冲可以进来为8ns或8年。
-不希望像亚当作为时钟的数据显示
, 在选择#1。这将导致测试问题
, 在这个综合工具扼流圈。
-锁相环过大和expensice。必须与所有数字门了。

 
您可以使用您的数据时钟产生一个过渡信号,

然后使用较慢的时钟捕捉这一过渡和异步

复位过渡生成寄存器。这是一个很好的方法。

最好的问候乐古说:

任何人都知道如何最好注册一个缓慢的时钟脉冲的异步数据?
数据脉冲是这样;数据______!~~~~!_________________________________________________clock_______________________ !~~~~~~~~~~~~~~~~~|________________|~时钟不同步的数据,其优势并不保证符合上述数据的。
 

Welcome to EDABoard.com

Sponsor

Back
Top