数字锁相环设计问题

G

Guest

Guest
在全数字锁相环的设计,两个频率应输入:一个是参考频率,二是操作的频率计数器和inc_dec模块,这是高得多,8次(或更高)的参考频率。因此
, 在USB设计在数据率为12Mb / s或即:1.5MB /秒,这是没有问题。但如果参考频率要高得多,那么在设计的时间将是非常雄心勃勃的。这个问题能否得到解决?

 
蛇咬,
我不认为确切的问题很容易解决。然而,有不止一种方法
, 对皮肤的猫。什么是真正的问题你要解决?Zoovy

 

Welcome to EDABoard.com

Sponsor

Back
Top