Mar 16, 2000 #3 Z zeeshanzia84 Guest 如果你做了一个电路的信号分析,可以大大简化分析 , 如果你单独的AC和DC分析。此后,如果你想获得总成绩...你只是采用叠加(添加您的DC和AC结果)。 因此,当我们去一个信号分析中 , 我们确定了理想的直流电压源 , 以零值,为0伏电压源等于短路/黑白它..... b终端/ C目前因其他来源还可以通过它通过没有任何电压降(一个简单的理想线具有相同的属性-因此理想的零电压源=理想丝)。 同样,在信号分析(申请叠加),我们可以简单地消除(设置为零)的电流源....为0电流源阿...不允许任何电流通过它..., 因此说是无限的阻力。
如果你做了一个电路的信号分析,可以大大简化分析 , 如果你单独的AC和DC分析。此后,如果你想获得总成绩...你只是采用叠加(添加您的DC和AC结果)。 因此,当我们去一个信号分析中 , 我们确定了理想的直流电压源 , 以零值,为0伏电压源等于短路/黑白它..... b终端/ C目前因其他来源还可以通过它通过没有任何电压降(一个简单的理想线具有相同的属性-因此理想的零电压源=理想丝)。 同样,在信号分析(申请叠加),我们可以简单地消除(设置为零)的电流源....为0电流源阿...不允许任何电流通过它..., 因此说是无限的阻力。
Mar 16, 2000 #5 G Guest Guest 让我们觉得它这样说: 因为它是理想的队或CS然后, -在VS的阻力很小系列...而且被认为已为下降0五 , 以便它是一个短路 -政务司司长的阻力是非常大的平行..,它被认为有0 A的电流 , 从而它是一个开放的电路
让我们觉得它这样说: 因为它是理想的队或CS然后, -在VS的阻力很小系列...而且被认为已为下降0五 , 以便它是一个短路 -政务司司长的阻力是非常大的平行..,它被认为有0 A的电流 , 从而它是一个开放的电路