G
Guest
Guest
大家好,
我是在模拟电路设计的初学者
, 看了一些基本的书籍和材料,我想设计一个8位SAR ADC的,但我不知道如何决定的做法是有些块的规格。我的意思是
, 当你对..第三十位ADC,整体规格如何得到关于ADC的部分规范...
例如,
3.3 - V的8位,375k / s的时钟的CMOS逐次逼近模拟到数字转换器。1.2v/3.3v使用0.13微米CMOS工艺的逻辑模型。这是18万的带宽。我使用的S / H电路得到输入信号后,缓冲区(运放的单位增益结构),然后转换的信号之一comp的投入,comp其他输入信号的8位DAC的来(的R - 2R ),然后把结果特区逻辑...因此如何使有关运放规范,comp的S /小时,援...
预先感谢。
巴乔
我是在模拟电路设计的初学者
, 看了一些基本的书籍和材料,我想设计一个8位SAR ADC的,但我不知道如何决定的做法是有些块的规格。我的意思是
, 当你对..第三十位ADC,整体规格如何得到关于ADC的部分规范...
例如,
3.3 - V的8位,375k / s的时钟的CMOS逐次逼近模拟到数字转换器。1.2v/3.3v使用0.13微米CMOS工艺的逻辑模型。这是18万的带宽。我使用的S / H电路得到输入信号后,缓冲区(运放的单位增益结构),然后转换的信号之一comp的投入,comp其他输入信号的8位DAC的来(的R - 2R ),然后把结果特区逻辑...因此如何使有关运放规范,comp的S /小时,援...
预先感谢。
巴乔