的FPGA和ADC intefacing

V

vikrant.eda

Guest
想了解FPGA和ADC的接口?
这是连接不同的FPGA供应商或任何标准的接口是吗???
Thanx提前。

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="很高兴" border="0" />
 
根据您选择的ADC,它无论是并行接口或LVDS链接。大多数ADC的使用为标志的东西转换和一些控制引脚一个标准的并行接口。只需选中任何ADC的数据表
, 你会得到一个想法。

 
您好
您可以选择从不同的protocols.if您使用的是不同的ADC的营运流程规划SPI协议ADC的说你写的SPI高压在FPGA驱动程序。
如果u've选择任何ADC那么它的数据将提供详细资料。

 
嗨,

我是在FPGA初学者。我也与ADC的接口部分。我使用的8位并行ADC和它的输出可以与FPGA的输入兼容。(即高和0 3.3V的低)。我计划包括输入部分(最后一节的输入块ADC)的一个PCB板。并将于相关问题有任何噪音
, 当我ADC输出接口到FPGA的输入?我在设计阶段。我还没有实现这一点。因此
, 要纠正
, 如果有任何错误。

如果你知道这一点,可以请您帮助我?

关心,
西达

 
这取决于您选择在您的ADC。因为通常的ADC引脚可能有一些差异
, 一些可能是单端。而且如果u必须给予ADC的时钟
, 然后从FPGA引脚也应选择

 
嗨,

你必须看到ADC输出规格和FPGA的输入规格。该规范的手段,CMOS或TTL或LVDS串行或并行,ADC的采样速率和FPGA的最大输入率等。

如果您需要更多信息,请联系我,

关心,

N. Muralidhara

CRL的,比利时

 
您可能需要添加或调整增益
, 如果使用ADC的差分输入\铎适合运算放大器。也许你需要一些设计或采取在ADC的参考电路采用TI或AD \援会看看专家的意见!。应该帮助...

 

Welcome to EDABoard.com

Sponsor

Back
Top