的PLL采用HSPICE的噪声分析

C

cmos_dude

Guest
大家好
可以请人指导我如何执行噪声的使用HSPICE的锁相环分析

关心
多德的CMOS

 
你想与AC模型代表组成的反应锁相环或域的瞬态模拟?

 
我建议
, 以模拟与Cadence RF噪声的幽灵,而不是HSPICE的。

由于锁相环振荡器组成,它是一个非线性的组成部分。分频器也是非线性的。对于非线性电路,模拟的SPICE并不好。相反,你应该运行的幽灵。pnoise分析。

 
jlee说:

我建议,以模拟与Cadence RF噪声的幽灵,而不是HSPICE的。由于锁相环振荡器组成,它是一个非线性的组成部分。
分频器也是非线性的。
对于非线性电路,模拟的SPICE并不好。
相反,你应该运行的幽灵。pnoise分析。
 
首先,锁相环是一个大的混合系统。Hspice的本身也经受不起这样大量的计算。你可以等几天
, 看看实际的瞬态结果。

您可以使用的幽灵(不射频)的verilogAMS功能锁定看到瞬态过程的噪声的影响。

如果你真的想与相位噪声分析,你必须在幽灵射频,Hspice的射频,雅都射频或任何其他阿莫尼克平衡模拟器依靠做稳态模拟。我们知道,相位噪声本身是由非电路线性的。和HSPICE的本身也经受不起的功能。

 
之间有什么区别HSPICE和Hspice的射频?我从来没有听说Hspice的射频前。

 
我分析了锁相环的噪声使用Spetrice,有人告诉我分析了锁相环的噪声需要噪声莫多尔。

 
噪声设备噪声仿真模型的需要,如1 / f噪声的设备模型参数。

 
i否则有一个问题,如果我模拟噪音,我应该补充的噪声源。

 

Welcome to EDABoard.com

Sponsor

Back
Top