锁相环不锁

S

Sadegh.j

Guest
您好

我已经设计了一个锁相环不锁正确。所有模块的工作非常清楚,但系统不锁。我知道,它可能是环路滤波器和我不知道该怎么做的。

谢谢

 
Sadegh.j写道:

您好我已经设计了一个锁相环不锁正确。
所有模块的工作非常清楚,但系统不锁。
我知道,它可能是环路滤波器和我不知道该怎么做的。谢谢
 
您好

没有任何芯片。我设计自己的芯片。环路滤波器是一个简单的钢筋混凝土柱和零,
正如 中提到拉扎维的
CMOS 预订。可能这就是不起作用.....

 
我失去了-你模拟锁相环或您面包登上一个?
如果模拟-您可能无法运行足够长的时间。这真的需要时间去李显龙它锁。没有更多的信息请。

 
Sadegh.j写道:

您好没有任何芯片。
我设计自己的芯片。
环路滤波器是一个简单的钢筋混凝土柱和零,正如中提到拉扎维的CMOS预订。
可能这就是不起作用.....
 
我模拟PLL和我没有面包登机。

我模拟锁相环了很长一段时间,所以没有问题
, 这一点。

压控振荡器的控制电压振荡在其“正确的”价值的一段时间,但降到零突然。其原因,
我 认为是环路滤波器,
我 会发出的VCO控制电压很快。

谢谢

 
Sadegh.j写道:

压控振荡器的控制电压振荡在其“正确的”价值的一段时间,但降到零突然。
其原因,我认为是环路滤波器,我会发出的VCO控制电压很快。

谢谢
 
您好

我重视Vcontrol振荡。输出理应保持在0.4v ,但很好,它没有。

谢谢
非常抱歉,您需要登录以查看此附件

 
嗨,

以及模拟锁相环仅60ns肯定是不够的。
如果你看到任何商业锁相环锁定时间我们在MS 。我想这条赛道是刚刚起步的初始状态-即使接近锁。
我的理解是需要很大的仿真时间
, 但肯定不是60ns是足够长的时间。如果您可以运行它为1ms
, 并加快冼保存或许只是一个或两个节点。

 
泰迪写道:

嗨,以及模拟锁相环仅60ns肯定是不够的。

如果你看到任何商业锁相环锁定时间我们在MS 。
我想这条赛道是刚刚起步的初始状态-即使接近锁。

我的理解是需要很大的仿真时间,但肯定不是60ns是足够长的时间。
如果您可以运行它为1ms ,并加快冼保存或许只是一个或两个节点。
 
泰迪,
我 不认为它是仿真时间,频率理论上可以锁定在少于10毫微秒。

AdvaRes :你是什么意思?

 
Sadegh.j写道:

泰迪,我不认为它是仿真时间,频率理论上可以锁定在少于10毫微秒。AdvaRes :你是什么意思?
 
锁相环锁定时间是更大然后锁相环环路滤波器的时间常数。你设计了一个RC滤波器的极点约1GHz的?

 
AdvaRes :我做的时钟采样,因此我不能简单地这样做置换。

Donmarino :你为什么这样说?极约为300MHz的,但环路滤波器是众所周知的环路滤波器使用时
, 你有一个电荷泵。从理论上说,相位裕度在53度。( Matlab仿真)

感谢球员

 
看图片-什么是目标频率?
目前你有多少转储到您的环路滤波器-看来你有巨大的纹波控制电压-事实上纹波大约有10 %的控制电压-任何振荡器将香蕉。
最后-什么是你的光强死区?

 

Welcome to EDABoard.com

Sponsor

Back
Top