A
ahmad_abdulghany
Guest
建立时间可以简单地定义为锁相环的时间后
, 需要跳跃或其投入的变化锁(可能不是很准确)。
无论如何,一个奇怪的现象锁相环occures,我看到了第二和第三位的PLL频率,这在小频率阶跃情况,就在闭环几乎没有下滑的动态响应,在realively大步wherease,但有时一个周期防滑。
如附图,
VCO control line output from loop filter, corresponds to Δf=2MHz
step in the PLL input,
- 蓝色
VCO的控制环路滤波器线路输出,对应 Δf= 2MHz的
PLL中输入步骤,
the Vc signal, corresponds to Δf=10MHz
step in the PLL input.
-和 红色
的维生素C的信号,对应 Δf= 10MHz时
PLL中输入步骤。
<img src="http://images.elektroda.net/96_1171553399.jpg" border="0" alt="PLL settling time question" title="锁相环解决时间的问题"/>
有人可以讨论的方法,以及一些原因compansate?谢意和慰问,
艾哈迈德
, 需要跳跃或其投入的变化锁(可能不是很准确)。
无论如何,一个奇怪的现象锁相环occures,我看到了第二和第三位的PLL频率,这在小频率阶跃情况,就在闭环几乎没有下滑的动态响应,在realively大步wherease,但有时一个周期防滑。
如附图,
VCO control line output from loop filter, corresponds to Δf=2MHz
step in the PLL input,
- 蓝色
VCO的控制环路滤波器线路输出,对应 Δf= 2MHz的
PLL中输入步骤,
the Vc signal, corresponds to Δf=10MHz
step in the PLL input.
-和 红色
的维生素C的信号,对应 Δf= 10MHz时
PLL中输入步骤。
<img src="http://images.elektroda.net/96_1171553399.jpg" border="0" alt="PLL settling time question" title="锁相环解决时间的问题"/>
有人可以讨论的方法,以及一些原因compansate?谢意和慰问,
艾哈迈德