锁相环解决时间的问题

A

ahmad_abdulghany

Guest
建立时间可以简单地定义为锁相环的时间后
, 需要跳跃或其投入的变化锁(可能不是很准确)。

无论如何,一个奇怪的现象锁相环occures,我看到了第二和第三位的PLL频率,这在小频率阶跃情况,就在闭环几乎没有下滑的动态响应,在realively大步wherease,但有时一个周期防滑。
如附图,
VCO control line output from loop filter, corresponds to Δf=2MHz

step in the PLL input,

- 蓝色

VCO的控制环路滤波器线路输出,对应 Δf= 2MHz的

PLL中输入步骤,
the Vc signal, corresponds to Δf=10MHz

step in the PLL input.

-和 红色

的维生素C的信号,对应 Δf= 10MHz时

PLL中输入步骤。
<img src="http://images.elektroda.net/96_1171553399.jpg" border="0" alt="PLL settling time question" title="锁相环解决时间的问题"/>

有人可以讨论的方法,以及一些原因compansate?谢意和慰问,

艾哈迈德
 
当频率步骤是大,控制电压不能达到一个周期的最终价值,因此不断上升
, 直到达到的值,然后电压保持和附近的锁定电压下降。当这一步小,电压可以达到一个周期的最终价值。这就是区别。

 
这意味着它不完全是可预见的?,即数量下降周期?
它能否skipp超过一个周期?
如何compansate?

 
我认为
, 你可以计算出速度的控制电压可以改变。对于charpge泵时锁相环,吨是由电荷泵电流与环路滤波器的电容决定。

为了您的2MHz的情况下,它需要大约0.2msec(从0.2到0.4),达到100mV的,并为500mV达到约1msec(从0.2至1.2为10MHz的情况下)。时间大约是propotional的频率步骤
, 因为斜坡是相同的。它发生的时间多的循环
, 因为你的循环周期是0.6msec。如果步骤是12MHz的频率,控制电压将达到在1.5msec目标600mV的。我认为这是不相关的周期。

如果你想缩短时间,我想你必须扩大检测增益(相位/频率误差控制电压,或VCO频率)。但照顾的稳定。

 

Welcome to EDABoard.com

Sponsor

Back
Top