门级仿真的建立和保持时间

N

nsudharrao90

Guest
大家好,给我解释一下的吉力士(门级仿真)的重要性,并明确说明了我的时间消除各种方式的设置和保持时间的侵犯?谢谢提前。 - Sudharsanam。
 
一般大的设计,如触发,DSP的门级仿真是很难和耗时的过程。因此,这么大的设计被选中STA中。所以,如果你确定你的设计合成了正确(正式测试通过,和RTL功能是确定),如果你的设计是巨大的,那么我相信这不是强制执行的门级仿真。
 
[报价= haykp; 882950]一般大型设计,如触发,DSP的门级仿真是很难和耗时的过程。因此,这么大的设计被选中STA中。所以,如果你确定你的设计合成了正确(正式测试通过,和RTL功能是确定),如果你的设计是巨大的,那么我相信这不是强制执行的门级仿真。[/报价] STA的发现违反所有路径的建立和保持条件...一般安装程序检查到条件最恶劣的使用和保存最好的条件...基本的解决方法是减少数据路径设置延迟和时钟偏移在捕捉...对于提高数据通路举行延迟..
 

Welcome to EDABoard.com

Sponsor

Back
Top