问题的ISE:库模块

D

Dylan01

Guest
我使用的Xilinx ISE工具。在spartan3像AND2库模块,OR2等可用。当我用这个模块
, 它是在楼层只显示输入/输出缓冲实例化他们。并且没有其他hardware.While当我们的代码编写一些行为如指定荤= A和B,在这种情况下楼层的显示输入/输出缓冲的函数发生器即查找表。
也就是在综合AND2模块的情况下
, 设备利用率为1 AND2报告
电池用途:
#贝尔:1
#AND2:1
#木卫一缓冲器:3
#IBUF:2
#OBUF:1

但在第二种情况下写分配
电池用途:
#贝尔:1
#LUT2:1
#木卫一缓冲器:3
#IBUF:2
#OBUF:1

什么是区别在这里AND2和LUT2。不斯巴达大门有一些特殊的硬件,因为它应被映射到一些用户终端。
我很困惑
, 如果我在使用库模块是其hardware.Implementing较高希望与库模块逆流模块是非常少的优化相比
, 现在是inferred.can有人能帮助我在这一点上

 
合成器输出的血栓通和LUT的独特和原语,但映射器转换LUT的一切,所以它穿透路由。尝试使用FPGA的编辑
, 而不是楼层查看路由芯片。你会清楚地看到
, 在这两种情况下相同类型的用户终端。

我不知道在做什么楼层。我不相处与该程序,所以我从来没有使用它。

 
是你是对我没有与FPGA编辑器
, 并获得相同的结果。我还感到在做什么楼层。

 

Welcome to EDABoard.com

Sponsor

Back
Top