AND运算时钟与数据

N

nag123

Guest
嗨,如果我用数据与运算时钟,它创建任何问题?例如:clk1 = 60 MHz和clk2
 
更好地使用一个60 MHz的时钟使..如果Clk120'event和Clk120 = '1'= '1那么Clk60',那么dataout
 
什么是你想干什么??什么是两个时钟之间的相位延迟??请提供更多的细节
 
相位延迟是零6o MHz的时钟来自120 MHz的时钟产生。
 
嗨,因为clk2 = 2 *与空相位差clk1有没有在你的代码问题。当有问题imerge /歪斜延误。
 
我的疑问是,我使用的时钟作为使能信号。时钟门控产生尖峰,我使用的使用时钟使能信号作为,是否产生任何尖峰?
 
显然,尖峰时使用时钟使能信号相与。事实上,这门技术是最糟糕的技术,我知道。尝试使用其他时钟有关的低功率技术。如果你继续使用门控时钟使用Synopsys设计编译器,可以做任务,你正在做的,因为它与此featrure有实力。
 
作为两个时钟是同步的,我认为最好的办法就是选通数据流格式写你的代码(安定他们在一起)
 
仍然没有任何意义,如果有两个时钟之间的零延迟为什么你需要写什么,因为输出数据将遵循60MHz的时钟
 
我需要两从时钟控制信号,一个阶段的时钟,另一个是为补充的第一个。我使用的输入数据复用这两个数据路径的逻辑控制信号。我用的是应作为控制信号复用时钟。时钟____|------|____|------|____|------|__ ctrl1 ____|------|____|------|____| ------|__ ctrl2 ------|____|------|____|------|____|---
 
如果是控制信号,我不喜欢这个过程中东西(时钟,复位)如果复位= '1',则cntr
 
它是依靠什么是数据类型的喧嚣嘈杂,如果是位类型,那么如果(Clk1'event和Clk1 = '1'),然后放出去
 

Welcome to EDABoard.com

Sponsor

Back
Top