CPLD和如何实现它,应该用什么样的内存?

U

uglyduck

Guest
大家好,我试图建立基于赛灵思的CoolRunner系列CPLD的简单的模糊控制器。模糊是某种确定的,但因为我在CPLD设计领域的新手,我想问更有经验的人:我需要使用这个CPLD小(1-2-3 k的最大值)查表(的CoolRunner II或XPLA3 - 并不重要)。任何人都可以建议使用以来CPLD内没有用户自己定制的ROM的内存芯片。如何实现这个内存? /原因使用CPLD和FPGA的封装,价格和功耗。另外,我想知道如何使用外部存储器,可编程逻辑/我将感谢任何帮助 - 链接或简单的例子,甚至是如何启动的想法。非常感谢您。
 
在一般情况下,我会建议一个标准的并行处理的FLASH EEPROM。原因是简单的接口来提取数据。当然,这些都需要大量的CPLD的引脚接口,但​​所需的逻辑是比串行处理设备少得多。查看: http://www.abdolian.com/gameboy/ 在这里,他有一个Xilinx CPLD连接到FLASH EEPROM。我觉得这个项目不再可用,但它给你一些想法如何做到这一点和闪存EEPROM厂商。如果你挖雅虎左右,我觉得也出现了一些示例文件的用户组。 ---史蒂夫[SIZE = 2] [颜色=#999999] 38秒后添加:[/彩色] [/SIZE]在一般情况下,我会建议一个标准的并行处理FLASH EEPROM。原因是简单的接口来提取数据。当然,这些都需要大量的CPLD的引脚接口,但​​所需的逻辑是比串行处理设备少得多。查看: http://www.abdolian.com/gameboy/ 在这里,他有一个Xilinx CPLD连接到FLASH EEPROM。我觉得这个项目不再可用,但它给你一些想法如何做到这一点和闪存EEPROM厂商。如果你挖雅虎左右,我觉得也出现了一些示例文件的用户组。 ---史蒂夫
 
[报价=鲨鱼为什么不尝试使用FPGA,其中包括RAM和ROM的?[/QUOTE] FPGA是不低的价格,必须使用快闪PROM自我配置。
 

Welcome to EDABoard.com

Sponsor

Back
Top