”LDO的电流因子anaysis帮助

T

taofeng

Guest
大家好,

这是我在这个论坛上的第一篇,希望能得到你们的帮助。

正如你可以看到
, 这条赛道图,这基本上是对数字电源应用稳压器的设计。

通用汽车:在OTA的跨导

昂科:赔偿上限 20便士F

Raux:补偿电阻,约数欧姆
总经理:晶体管的跨导通
氯:负载电容,约数疟原虫
RL:负载电容,从300 30,000欧姆.

Cdecouple:坦克或脱钩帽, 铃100P F的是内部的

任何外部的大电容被允许使用我不想谈论的稳定问题
, 因为它straitforward并承担你们都知道这一点非常好。不过,我想做些有趣的事情:

我介绍一些@输出交流电流噪声,以及obeserve的@工作电源电流变化。

. This function reveals that how the VDD can suppress the di/dt induced by the input noise.
The poles and zeros are shown in the first graph.

然后
, 我定义 为H(s)兰Ivdd(s)返回一个
电流传输函数 / Inoise(拧)。
这个函数表明

, 如何在VDD能抑制的di / dt的输入噪声引起的。
极点和零点的是在显示第一张图。which is apprarent.

的H(拧)模拟显示在图2中,基本上这是一个 低通滤波器

是apprarent。

然而,从模拟,我觉得总是有高峰。这是因为事实是零跟踪主导的一极,consequency是使第二主极点的的- 3dB(或截止)频率。或在其他词,截止频率转移到更高的频率,其中牺牲的动态噪声性能 。!
我的目标是使主极点截止频率。


, by which I mean this zero and dominant pole are exactly the same after approximation(located in the GBW
of the OTA).

我也觉得 这现象是固有的这种反馈拓扑结构
,其中我的意思是零
, 主极点
, 正是后近似相同(在位于OTA的 增益带宽
)。

我不知道如何解决这个问题。也许有一些选择这样做:1。踢了零?这导致的稳定性问题2。使占主导地位的零极点完全分离。...但我可以搞不清楚这还。

希望我想明确指出,并希望有一个能帮助我出去!

预先感谢您!

taofeng
[/列表] [/网址] [/特克斯]最后由2006年5月23日10点56 taofeng编辑,修改2次共

 
谁可以告诉我如何把
, 而不是使用附件文本区的图形。这并不是说直觉与附置
, 也消耗您的积分。

如果你不想失去点,暂参考以下链接:

http://www.designers-guide.org/Forum/YaBB.pl?num=1148377600/0#0谢谢

taofeng

 

Welcome to EDABoard.com

Sponsor

Back
Top