人工合成记忆宏设计

G

Guest

Guest
嗨,

我想综合设计
, 其中包括内存
, 这是产生一个我们的目标库内存编译器和可作为宏。VHDL和仿真还的。lib,。分贝(编译他们自己)。来氟米特,并和一些其他文件。

我的目标是综合整个设计包括存储器并获得时序,面积,功耗数据等,包括记忆对我来说很重要
, 因为我想注释开关的记忆中实际数据的活动得到了准确的功耗估计。

与内存宏问题是他们,虽然他们是固定的大小,宽度等含有大量泛型类型的真实或VitalDelayType,而这是编译器的设计suported。

我应该怎么做这件事。是我在所有的方法合理?

感谢您的线索。

 
的重要模式只适用于后合成模拟(或后转乘)。

在莱昂纳多使用,它有可能(但多于直流I棘手的假设)复制的记忆体元件到库迪尔库文件。这不是同一个文件的标准单元库的。

然后加载为您综合脚本组件库。

它应该是类似的直流。lib文件。

the_penetratorŠ

 
美穗说:

嗨,我想综合设计,其中包括内存,这是产生一个我们的目标库内存编译器和可作为宏。VHDL和仿真还的。lib,。分贝(编译他们自己)。来氟米特,并和一些其他文件。我的目标是综合整个设计包括存储器并获得时序,面积,功耗数据等,包括记忆对我来说很重要,因为我想注释开关的记忆中实际数据的活动得到了准确的功耗估计。与内存宏问题是他们,虽然他们是固定的大小,宽度等含有大量泛型类型的真实或VitalDelayType,而这是编译器的设计suported。我应该怎么做这件事。
是我在所有的方法合理?感谢您的线索。
 
在DC,内存实例化的VHDL文件将作为黑箱处理,不读的直流内存behavorial模式,因为他们将无法识别和合成。弧线的时间和面积定义在.lib / .db,你将能够进行预先的内存(在合成和STA)布局时序验证。至于电力,一些内存编译器能够生成数据表
, 并指出在一定条件下的功耗,所以你可以做你自己的估计。

 
@阿拉米斯:感谢,这解决了问题。本人同时在理解了它自己的机会sortof。不管怎样
, 谢谢!

 

Welcome to EDABoard.com

Sponsor

Back
Top