任何人都可以帮助解决这个问题吗?

A

aglow_pig

Guest
嗨,大家

1。有一个在附件picture.it'描绘第C1拧相连的NMOS管M1.now门,我想知道我怎样才能在输出节点的等效电容。
2。我想获得有关对VCXO.how我可否抗体曲线的仿真结果?

thx
很抱歉,您还没有登录查看此附件

 
而NMOS管是工作在饱和区。

谁能告诉我怎么做这个问题?

 
对乌拉圭回合的第一个问题:
ü可以假设
, 在低频,漏门寄生电容将开路,你还是你不会看到输出C1。

但在较高频率,漏栅极电容会短路,你还是你会看到输出C1。

在这两者之间,美之间找到一个将C1和栅极漏电容组合1分钟后添加:我assupmtion是基于在C1“常德

 
在电路园C1“Cgd.but我仍想得到C1的输出完全等同capicitance。
现在在更高的频率
, 你说的(如:10MHz)时,确实还短路的C1当C1“常德?
我想我可以把它作为对网络的NMOS管帽,水库的caculate等效cap.but我很困惑
, 我是否考虑到vccs和GDS。

thx为乌拉圭回合的帮助!

 
thx你,蒙太奇和eng_semi。
我是一个anlog集成电路design.i初学者还是有一些对这个问题感到困惑。

在vccs和GDS与C1和Cgs.so系列电路的小信号如下图所示的权利?如果我从节点A,乙,丙三方程使用KCl和尝试解决这个问题,我觉得是很困难的得到输出的电阻旁白/ IO.can你给我一些建议
, 以解决这个问题?

thx了很多!
很抱歉,您还没有登录查看此附件

 

Welcome to EDABoard.com

Sponsor

Back
Top