如何HSPICE的模拟的PWM 1位DAC内核层的DNL

T

tekno1

Guest
大家好,

什么是模拟的PWM INL和DNL的1位DAC的最佳方法(或任何1位DAC的产品数据管理)等增量累加。

我使用HSPICE的
, 但考虑建立时间和一些守则
, 由一个模拟1(设置一个又一个PWM频率)手动将是非常费时。

我收到相位累加器型PWM信号1位DAC。

先谢谢您的帮助,建议或资源。

 
什么样的设备使用模式?你有模型的统计?可以设置线型变化的信号数目分
, 看到M和蒙特卡罗Σ-卡罗analisys。

 
谢谢。我主要是有兴趣的确定性内核层的DNL。在这一点上我不感兴趣随机变化。首先
, 我想获得确定性的一部分
, 但由于串行输入和长期解决时间我不知道人们如何能有效率地处理网络研究所的DNL的PWM DAC的模拟。

先谢谢您的帮助。

 

Welcome to EDABoard.com

Sponsor

Back
Top