缓冲器

S

smith_kang

Guest
您好
什么是一般准则中插入设计的缓冲区。
缓冲区降低线延误涣散玉
, 究竟该一般规则。
即如我不能满足时序要求
, 然后说是缓冲区是唯一解决这个
, 我也可以在其它地方使用。
请告诉一些文件或网站地址
, 以便我能获得这个主题的更多信息

 
通常情况下并不总是缓冲器插入...首先确定的关键或时间侵犯您design.Rearrange路径的combinatinal大厦附近
, 捕获触发器或推出flops.try减少之间的距离发射和捕获触发器。
通常去重复这样的逻辑块优化组合,增加驱动器的设备,块重排的力量,针等缓慢到来的信号交换。
缓冲器通常perferred作为最后的选择
, 以满足时间
, 因为它消耗额外的地区。

 
缓冲区通常可以用于放大信号..当一个信号
, 经旅游
, 在芯片上传输..信号的强度可能会减少,可能会减少或消失
, 由于根据信号完整性约束的各种因素。因此
, 我wud siggest必要时使用过的信号放大缓冲区。

与问候,

 
1)当时钟树综合,平衡缓冲插入时钟偏移
2)充分一个信号长路径
推动更多的负载
3)隔离宏模块,缓冲区可作为减少对驱动它并具有很大的驱动模块
, 它驱动器的容量负荷。
4)违反修复举行
5)这样的电路连接
-------- buffer1x ---- buffer2x ---- buff4x ------
相比
--------- ---------- buffer4x
也许较少过渡延迟。
-----------------
我不知道更多的,可能有错误。

 
基本上是固定的时间行为的后端插入缓冲区。采用直流或PT也u能插入缓冲区
, 但最好的方法去铁胺是在后端。确定时间强奸;
$ 百分比
, 并建议后端家伙

 
缓冲区有两个功能:

1固定保持时间),我们添加事实上的部队之前的投入
, 以增强缓冲

数据延迟。

2违反固定过渡期),我们添加缓冲区

增加驱动能力。但在这些情况下的缓冲区,也

增加本身延误,但如果减少延迟较大

不是增加延迟,我们的目标的实现。最好的问候smith_kang说:

您好

什么是一般准则中插入设计的缓冲区。

缓冲区降低线延误涣散玉,究竟该一般规则。

即如我不能满足时序要求,然后说是缓冲区是唯一解决这个,我也可以在其它地方使用。

请告诉一些文件或网站地址,以便我能获得这个主题的更多信息
 
我想你可以学习有关的一些文件缓冲插入算法

 
我认为缓冲区主要用于为时钟和复位和其他全球网的树木保持时间固定和过渡时间固定。

 
上述大部分意见是正确的。这些规则
可以找到“数字集成电路-设计的角度来看”的Rabaey。有详细
info和理论也。

 

Welcome to EDABoard.com

Sponsor

Back
Top