V
v9260019
Guest
模块CREG(时钟,data_in,负载,向上,CLR的,data_out);
参数的大小= 8;
输入[大小- 1:0] data_in;
电线[大小- 1:0] data_in;
输入时钟,负载,向上,CLR的;
输出[大小- 1:0] data_out;
第[大小- 1:0] data_out;
总是@(posedge时钟)
如果(负载)data_out“= data_in;
否则
, 如果(上)data_out“= data_out 1;
否则
, 如果(CLR)的data_out“= 0;
endmodule
(你好所有
任何人都可以告诉我下面的代码是什么意思??????)
总是@(posedge时钟)
如果(负载)data_out“= data_in;
否则
, 如果(上)data_out“= data_out 1;
否则
, 如果(CLR)的data_out“= 0;
参数的大小= 8;
输入[大小- 1:0] data_in;
电线[大小- 1:0] data_in;
输入时钟,负载,向上,CLR的;
输出[大小- 1:0] data_out;
第[大小- 1:0] data_out;
总是@(posedge时钟)
如果(负载)data_out“= data_in;
否则
, 如果(上)data_out“= data_out 1;
否则
, 如果(CLR)的data_out“= 0;
endmodule
(你好所有
任何人都可以告诉我下面的代码是什么意思??????)
总是@(posedge时钟)
如果(负载)data_out“= data_in;
否则
, 如果(上)data_out“= data_out 1;
否则
, 如果(CLR)的data_out“= 0;